Cadence Design Systems

Материал из Wikibrand
Cadence Design Systems
Cadence Design Systems
Тип Публичная компания
Листинг на бирже NASDAQ: CDNS
Дата основания 1988
Расположение Сан-Хосе, США
Ключевые фигуры (CEO)
Отрасль Программное обеспечение
Оборот ▲4,09 млрд $ (2023 год)
Операционная прибыль ▲1,23 млрд $ (2023)
Чистая прибыль 1,04 млрд $ (2023)
Активы 5,67 млрд $ (2023)
Капитализация 3,4 млрд $ (2023)
Число сотрудников 4400 (2010)
Сайт cadence.com (англ.)

Cádence Design Systems, Inc () — компания, занимающаяся разработкой программного обеспечения для автоматизации проектирования электронных устройств () и предоставлением инженерных услуг. Основана в 1988 году в конечном счете объединения компаний SDA Systems и ECAD. В течение многих лет была крупнейшей компанией в EDA индустрии.

Штаб-квартира Cadence находится в Сан-Хосе, Калифорния. Компания является одним из крупнейших поставщиков технологий проектирования электронных устройств и инженерных услуг в EDA индустрии. Основным продуктом компании является программное обеспечение для проектирования микросхем и печатных плат.

В Cadence работает примерно 5000 сотрудников и на 2008 год доходы компании составили 1,04 млрд $. В ноябре 2007 года Cadence была включена журналом San Jose Magazine в список 50 лучших работодателей в Кремниевой долине.

В январе 2009 года было объявлено о назначении президентом и CEO компании. Тан до этого занимал должность CEO в компании Walden International. Он входил в совет директоров Cadence с 2004 года.

Основные продукты

Продукты Cadence нацелены на различные типы проектирования и верификации:

Virtuoso Platform — инструменты для проектирования интегральных схем; в него входит структурное представление, поведенческое моделирование (Verilog-AMS), симуляция схемы, полный макет, физическая верификация. Применяется, в основном, для проектирования аналоговых схем, но так же применяется для проектирования памяти и FPGA. Genus Platform — инструменты для проектирования, тестирования и синтеза цифровых интегральных схем. Xcelium Platform — инструменты для симуляции, функциональной верификации RTL, включая модели, основанные на Verilog, VHDL и SystemC. Сюда входит формальная верификация, проверка формальной эквиваленции и эмуляция. Verification IP Allegro Platform — инструменты для совместного проектирования интегральных схем и печатных плат. OrCAD/PSpice — Инструменты для небольших компаний проектирования и индивидуальных разработчиков. Cerebrus — выпущенное в 2021 году программное обеспечение для проектирования чипов на основе машинного обучения, которое использует Обучение с подкреплением и предназначено для автоматической оптимизации процесса цифрового проектирования (digital design flow) в Cadence.

Примечания

Ссылки